Front Side Bus

aus WB Wiki; freien Wissensdatenbank rund ums Thema Computer
Wechseln zu: Navigation, Suche

Der Front Side Bus (FSB) ist der Bus, der die CPU mit der Northbridge verbindet.

Aus dieser Taktfrequenz wird der CPU-Takt und die Taktfrequenz für die Busse respektive Schnittstellen abgeleitet.

Um die Datentransferrate zwischen Zentraleinheit und Chipsatz zu erhöhen, hat man verschiedene Transferverfahren entwickelt. So wird beispielsweise bei dem SDR-Verfahren (Single Data Rate) pro Taktimpuls ein Datenpaket übertragen, bei DDR (Double Date Rate) verdoppelt man die Datentransferrate, indem bei jedem Taktimpuls zwei Datenpakete übertragen werden und bei QDR (Quad Data Rate) sogar vier.

Die Übertragungsleistung des FSB muss an die Leistung des internen CPU-Busses angepasst sein und bestimmt die maximale Datentransferrate. Diese errechnet sich aus der Multiplikation der FSB-Taktrate mit der Datenwortbreite und der Anzahl der Pakete pro Taktzyklus.

SDR-FSB (Single Data Rate = einfache Datenrate)

  • 33 MHz = FSB 33
  • 66 MHz = FSB 66
  • 100 MHz = FSB 100
  • 133 MHz = FSB 133
  • 166 MHz = FSB 166

DDR-FSB (Double Data Rate = zweifache Datenrate)

  • 100 MHz = FSB 200
  • 133 MHz = FSB 266
  • 166 MHz = FSB 333
  • 200 MHz = FSB 400

QDR-FSB (Quadruple Data Rate = vierfache Datenrate)

  • 100 MHz = FSB 400
  • 133 MHz = FSB 533
  • 166 MHz = FSB 667
  • 200 MHz = FSB 800
  • 266 MHz = FSB 1066
  • 333 MHz = FSB 1333
  • 400 MHz = FSB 1600

Um die Datentransferrate optimal nutzen zu können, müssen weitere Systemkomponenten des Motherboards, wie die Arbeitsspeicher, an die Leistung des FSB angepasst werden.

Zur Erhöhung der CPU-Effizienz steigen die Taktraten von FSB-Bussen kontinuierlich.